輸出點數(shù):32點。
輸出電壓及電流:DC5~12V;16mA/點;512mA/公共端。
應(yīng)答時間:0.5ms。
32點1個公共端。
漏型。
40針連接器。
帶保險絲Q12DCCPU-CBL。
超高速處理,生產(chǎn)時間縮短,更好的性能。
隨著應(yīng)用程序變得更大更復(fù)雜,縮短系統(tǒng)運行周期時間是非常必要的。
通過超高的基本運算處理速度1.9ns,可縮短運行周期
Q12DCCPU-CBL
除了可以實現(xiàn)以往與單片機(jī)控制相聯(lián)系的高速控制以外,
還可通過減少總掃描時間,提高系統(tǒng)性能,
防止任何可能出現(xiàn)的性能偏差Q12DCCPU-CBL。
方便處理大容量數(shù)據(jù)。
以往無法實現(xiàn)標(biāo)準(zhǔn)RAM和SRAM卡文件寄存器區(qū)域的連續(xù)存取,
在編程時需要考慮各區(qū)域的邊界。
在高速通用型QCPU中安裝了8MB SRAM擴(kuò)展卡,
可將標(biāo)準(zhǔn)RAM作為一個連續(xù)的文件寄存器,
容量最多可達(dá)4736K字,從而簡化了編程Q12DCCPU-CBL。
因此,即使軟元件存儲器空間不足,
也可通過安裝擴(kuò)展SRAM卡,方便地擴(kuò)展文件寄存器區(qū)域。
變址寄存器擴(kuò)展到了32位,從而使編程也可超越了傳統(tǒng)的32K字,
并實現(xiàn)變址修飾擴(kuò)展到文件寄存器的所有區(qū)域。
另外,變址修飾的處理速度對結(jié)構(gòu)化數(shù)據(jù)(陣列)的高效運算起著重要作用,
該速度現(xiàn)已得到提高主基板。
當(dāng)變址修飾用于反復(fù)處理程序(例如從FOR到NEXT的指令等)中時,可縮短掃描時間。
借助采樣跟蹤功能縮短啟動時間
利用采樣跟蹤功能,方便分析發(fā)生故障時的數(shù)據(jù),
檢驗程序調(diào)試的時間等,可縮短設(shè)備故障分析時間和啟動時間主基板。
此外,在多CPU系統(tǒng)中也有助于確定CPU模塊之間的數(shù)據(jù)收發(fā)時間。
可用編程工具對收集的數(shù)據(jù)進(jìn)行分析,
并以圖表和趨勢圖的形式方便地顯示位軟元件和字軟元件的數(shù)據(jù)變化。
并且,可將采樣跟蹤結(jié)果以GX LogViewer形式的CSV進(jìn)行保存,
通過記錄數(shù)據(jù)顯示、分析工具GX LogViewer進(jìn)行顯示主基板。PCI總線。
支持日語、英語OS。
SI/QSI/H-PCF/寬帶H-PCF電纜。
雙回路控制器網(wǎng)絡(luò)(控制站/普通站)。
帶外部供電功能。
柜內(nèi)、裝置內(nèi)的省配線網(wǎng)絡(luò)模塊。
連接64站時的鏈接掃描時間最快為1.2ms (速率2.5Mbps時)。
可根據(jù)傳輸距離,從2.5Mbps、625kbps、156kbps中選擇傳輸速率。
CC-Link/LT從站不需要任何參數(shù)設(shè)置。
只需在主站模塊上設(shè)置傳輸速度,即可使用遠(yuǎn)程I/O。
可構(gòu)成大規(guī)模靈活網(wǎng)絡(luò)系統(tǒng)的MELSECNET/H網(wǎng)絡(luò)模塊。
MELSECNET/H網(wǎng)絡(luò)系統(tǒng)包括在控制站-普通站間通信的PLC間網(wǎng)絡(luò)和在遠(yuǎn)程主站--遠(yuǎn)程I/O站間通信的遠(yuǎn)程I/O網(wǎng)絡(luò)。
光纖回路系統(tǒng)……實現(xiàn)了10Mbps/25Mbps的高速速通信。
站間距離、總電纜距距離長,抗干擾性強三菱Q12DCCPU-CBL。
同軸總線系統(tǒng)……采用低成本同軸電纜,網(wǎng)絡(luò)構(gòu)建成本低于于于光纖回路網(wǎng)絡(luò)Q12DCCPU-CBL。
雙絞線總線系統(tǒng)……結(jié)合使用高性價比的網(wǎng)絡(luò)模塊與雙絞線電纜,
網(wǎng)絡(luò)系統(tǒng)的構(gòu)建成本非常低。GI-62.5/125光纜。
雙環(huán)。
PLC到PLC網(wǎng)(控制站/普通站)/遠(yuǎn)程I/O網(wǎng)(遠(yuǎn)程主站)。
Q12DCCPU-CBL操作手冊/說明書/選型樣本下載地址:
/searchDownload.html?Search=Q12DCCPU-CBL&select=5